神電測控:LabVIEW FPGA番外篇:實驗59:在FPGA上利用LabVIEW編寫鎖定放大器(LIA)

1、概述
? ?????本示例使用 LabVIEW開發(fā)編寫下位機FPGA程序來實現(xiàn)鎖相環(huán)、混頻器和低通濾波器。
2、描述
?????鎖相放大器(Lock in Amplifier,縮寫LIA)是一種可以在極低的信噪比環(huán)境中檢測已知頻率的正弦信號的幅度和相位的儀器。此示例展示了如何使用 LabVIEW FPGA軟件工具包在黑金的Spartan6開發(fā)板(AX516)上構(gòu)建鎖相放大器LIA。
?????圖1說明了鎖相放大器的原理。鎖相環(huán) (PLL) 將鎖定參考通道中的頻率并生成干凈的正弦波。然后跟混頻器中的信號相乘,將信號通道中的弱正弦波調(diào)制為直流頻率。經(jīng)過低通濾波器后,可以顯示弱正弦波的幅度和相位。

?????在本實驗中,PLL、混頻器和低通濾波器全部由LabVIEW FPGA軟件編程實現(xiàn)?;贔PGA的鎖相放大器的硬件和性能參數(shù)如下:

???? 鎖相放大器原理的詳細說明見附件中的“鎖相放大器原理.pdf”。有關(guān)如何設(shè)置示例的詳細說明,包括硬件和軟件要求,請參閱附件中的“LIA_IPnet_Readme.pdf”。






標簽: