HDLBits (123) — 簡單的狀態(tài)轉(zhuǎn)換 3
2022-05-02 01:26 作者:僚機Wingplane | 我要投稿
本題鏈接:
https://hdlbits.01xz.net/wiki/Fsm3comb
以下是一輸入、一輸出、四狀態(tài)的Moore 型狀態(tài)機的狀態(tài)轉(zhuǎn)移表。 使用以下狀態(tài)編碼:
A=2'b00, B=2'b01, C=2'b10, D=2'b11。
僅實現(xiàn)此狀態(tài)機的狀態(tài)轉(zhuǎn)換邏輯和輸出邏輯(組合邏輯部分)。 給定當(dāng)前狀態(tài)(state),根據(jù)狀態(tài)轉(zhuǎn)移表計算 next_state 和 output(out)。


題目

答案

有限狀態(tài)機(Finite-State Machine,F(xiàn)SM),簡稱狀態(tài)機,是表示有限個狀態(tài)以及在這些狀態(tài)之間的轉(zhuǎn)移和動作等行為的數(shù)學(xué)模型。狀態(tài)機不僅是一種電路的描述工具,而且也是一種思想方法,在電路設(shè)計的系統(tǒng)級和 RTL 級有著廣泛的應(yīng)用。
Verilog 中狀態(tài)機主要用于同步時序邏輯的設(shè)計,能夠在有限個狀態(tài)之間按一定要求和規(guī)律切換時序電路的狀態(tài)。狀態(tài)的切換方向不但取決于各個輸入值,還取決于當(dāng)前所在狀態(tài)。狀態(tài)機可分為 2 類:Moore 狀態(tài)機和 Mealy 狀態(tài)機。
參考內(nèi)容:
6.3 Verilog 狀態(tài)機?| 菜鳥教程:
https://www.runoob.com/w3cnote/verilog-fsm.html
標(biāo)簽: