計(jì)算機(jī)組成原理綜合題
《計(jì)算機(jī)組成原理》綜合練習(xí)題
一、選擇題
在每小題列出的四個(gè)備選項(xiàng)中只有一個(gè)是符合題目要求的,請(qǐng)將其代碼填寫在題后的括號(hào)內(nèi)。
1.反映計(jì)算機(jī)基本功能的是( )
A)操作系統(tǒng) B)系統(tǒng)軟件 C)指令系統(tǒng) D)數(shù)據(jù)庫系統(tǒng)
2.若二進(jìn)制數(shù)為1111.101,則相應(yīng)的十進(jìn)制數(shù)為( )
A)15.625 B)15.5 C)14.625 D) 14.5
3.若十進(jìn)制數(shù)為132.75,則相應(yīng)的十六進(jìn)制數(shù)為( )
A)21.3 B)84.C C)24.6 D)84.6
4.若十六進(jìn)制數(shù)為A3.5,則相應(yīng)的十進(jìn)制數(shù)為( )
A)172.5 B)179.3125 C)163.3125 D)188.5
5.若十六進(jìn)制數(shù)為B5.4,則相應(yīng)的十進(jìn)制數(shù)為( )
A)176.5 B)176.25 C)181.25 D)181.5
6.設(shè)有二進(jìn)制數(shù)x=-1101101,若采用8位二進(jìn)制數(shù)表示,則[x]補(bǔ)=( )
A)11101101 B)10010011 C)00010011 D)10010010
7.若[X]補(bǔ)=1.1011,則真值X是( )
A)-0.1011 B)-0.0101 C)0.1011 D)0.0101
8.若x=1011,則[x]補(bǔ)=( )
A)01011 B)1011 C)0101 D)10101
9.若[X]補(bǔ)=0.1011,則真值X=( )
A)0.1011 B)0.0101 C)1.1011 D)1.0101
10.某機(jī)字長8位,含一位數(shù)符,采用原碼表示,則定點(diǎn)小數(shù)所能表示的非零最小正數(shù)為
( )
A)2-9 B)2-8 C)1-2-7 D)2-7
11.一個(gè)n+1位整數(shù)原碼的數(shù)值范圍是( )
A)-1n+1<x<2n-1 B)-2 n+1≤x<2 n-1
C)-2 n+1<x≤2n-1 D)-2 n+1≤x≤2 n-1
12.n+1位的定點(diǎn)小數(shù),其補(bǔ)碼表示的數(shù)值范圍是( )
A)-1≤x≤1-2-n B)-1<x≤1-2-n
C)-1≤x<1-2-n D)-1<x<1-2-n
13.定點(diǎn)小數(shù)反碼[x]反=x0·x1…xn表示的數(shù)值范圍是( )
A)-1+2-n<x≤1-2-n B)-1+2-n≤x<1-2-n
C)-1+2-n≤x≤1-2-n D)-1+2-n<x<1-2-n
14.設(shè)某浮點(diǎn)數(shù)共12位。其中階碼含1位階符,共4位,以2為底,初碼表示;尾數(shù)含1位數(shù)符,共8位,補(bǔ)碼表示,規(guī)格化。該浮點(diǎn)數(shù)所能表示的最大正數(shù)是( )
A)27 B)28 C)28-1 D)27-1
15.已知一個(gè)8位寄存器的數(shù)值為11001011,將該寄存器邏輯左移一位后,結(jié)果為( )
A)01100101 B)10010111 C)01100111 D)10010110
16.已知一個(gè)8位寄存器的數(shù)值為11001010,將該寄存器小循環(huán)左移一位后,結(jié)果為( )
A)01100101 B)10010100 C)10010101 D)01100100
17.多位二進(jìn)制加法器中每一位的進(jìn)位傳播信號(hào)P為( )
A)Xi+Yi B)XiYi C)Xi+Yi+Ci D)Xi
Yi
Ci
18.加法器中每一位的進(jìn)位生成信號(hào)g為( )
A)Xi+Yi B)XiYi C)Xi
Yi
Ci D)Xi+Yi+Ci
19.若采用雙符號(hào)位補(bǔ)碼運(yùn)算,運(yùn)算結(jié)果的符號(hào)位為01,則( )
A)產(chǎn)生了負(fù)溢出(下溢) B)產(chǎn)生了正溢出(上溢)
C)結(jié)果正確,為正數(shù) D)結(jié)果正確,為負(fù)數(shù)
20.原碼乘法是指( )
A)用原碼表示乘數(shù)與被乘數(shù),直接相乘
B)取操作數(shù)絕對(duì)值相乘,符號(hào)位單獨(dú)處理
C)符號(hào)位連同絕對(duì)值一起相乘
D)取操作數(shù)絕對(duì)值相乘,乘積符號(hào)與乘數(shù)符號(hào)相同
21.若待編信息位為1011011,則該代碼的奇校驗(yàn)碼為( )
A)10110110 B)101101101 C)10110111 D)101101110
22.表示主存容量的常用單位為( )
A)數(shù)據(jù)塊數(shù) B)字節(jié)數(shù)
C)扇區(qū)數(shù) D)記錄項(xiàng)數(shù)
23.存儲(chǔ)器的隨機(jī)訪問方式是指( )
A)可隨意訪問存儲(chǔ)器
B)按隨機(jī)文件訪問存儲(chǔ)器
C)可對(duì)存儲(chǔ)器進(jìn)行讀出與寫入
D)可按地址訪問存儲(chǔ)器任一編址單元,其訪問時(shí)間相同且與地址無關(guān)
24.動(dòng)態(tài)存儲(chǔ)器的特點(diǎn)是( )
A)工作中存儲(chǔ)內(nèi)容會(huì)產(chǎn)生變化
B)工作中需要?jiǎng)討B(tài)改變?cè)L存地址
C)工作中需要?jiǎng)討B(tài)地改變供電電壓
D)需要定期刷新每個(gè)存儲(chǔ)單元中存儲(chǔ)的信息
25.一般來講,直接映像常用在( )
A)小容量高速Cache B)大容量高速Cache
C)小容量低速Cache D)大容量低速Cache
26.下列存儲(chǔ)器中,速度最快的是 ( )
A)硬盤 B)光盤 C)磁帶 D)半導(dǎo)體存儲(chǔ)器
27.在下列存儲(chǔ)器中,速度最快的是( )
A)磁盤 B)磁帶 C)主存 D)光盤
28.在下列Cache替換算法中,一般說來哪一種比較好( )
A)隨機(jī)法 B)先進(jìn)先出法
C)后進(jìn)先出法 D)近期最少使用法
29.組相聯(lián)映像和全相聯(lián)映像通常適合于( )
A)小容量Cache B)大容量Cache
C)小容量ROM D)大容量ROM
30.下列說法中,合理的是( )
A)執(zhí)行各條指令的機(jī)器周期數(shù)相同,各機(jī)器周期的長度均勻
B)執(zhí)行各條指令的機(jī)器周期數(shù)相同,各機(jī)器周期的長度可變
C)執(zhí)行各條指令的機(jī)器周期數(shù)可變,各機(jī)器周期的長度均勻
D)執(zhí)行各條指令的機(jī)器周期數(shù)可變,各機(jī)器周期的長度可變
31.假設(shè)寄存器R中的數(shù)為200,主存地址為200和300的存儲(chǔ)單元中存放的內(nèi)容分別是300和400,若訪問到的操作數(shù)為200,則所采用的尋址方式為( )
A)立即尋址#200 B)寄存器間接尋址(R)
C)存儲(chǔ)器間接尋址(200) D)直接尋址200
32..假設(shè)寄存器R中的數(shù)值為200,主存地址為200和300的地址單元中存效的內(nèi)容分別是300和400,則什么方式下訪問到的操作數(shù)為200( )
A)直接尋址200 B)寄存器間接尋址(R)
C)存儲(chǔ)器間接尋址(200) D)寄存器尋址R
33.采用直接尋址方式,則操作數(shù)在( )中。
A)主存 B)寄存器 C)直接存取存儲(chǔ)器 D)光盤
34.零地址指令的操作數(shù)一般隱含在( )中。
A)磁盤 B)磁帶 C)寄存器 D)光盤
35.單地址指令( )
A)只能對(duì)單操作數(shù)進(jìn)行加工處理
B)只能對(duì)雙操作數(shù)進(jìn)行加工處理
C)無處理雙操作數(shù)的功能
D)既能對(duì)單操作數(shù)進(jìn)行加工處理,也能在隱含約定另一操作數(shù)(或地址)時(shí),對(duì)雙操作數(shù)進(jìn)行運(yùn)算
36.在存儲(chǔ)器堆棧中,若棧底地址為A,SP指針初值為A-1,當(dāng)堆棧采用從地址小的位置向地址大的位置生成時(shí),彈出操作應(yīng)是( )
A)先從堆棧取出數(shù)據(jù),然后SP指針減1
B)先從堆棧取出數(shù)據(jù),然后SP指針加1
C)SP指針先加1,然后從堆棧取出數(shù)據(jù)
D)SP指針先減1,然后從堆棧取出數(shù)據(jù)
37.在大多數(shù)情況下,一條機(jī)器指令中是不直接用二進(jìn)制代碼來指定( )
A)下一條指令的地址 B)操作的類型
C)操作數(shù)地址 D)結(jié)果存放地址
38.轉(zhuǎn)移指令執(zhí)行結(jié)束后,程序計(jì)數(shù)器PC中存放的是( )
A)該轉(zhuǎn)移指令的地址 B)順序執(zhí)行的下條指令地址
C)轉(zhuǎn)移的目標(biāo)地址 D)任意指令地址
39.從一條指令的啟動(dòng)到下一條指令的啟動(dòng)的間隔時(shí)間稱為( )
A)時(shí)鐘周期 B)機(jī)器周期 C)工作周期 D)指令周期
40.在微程序控制中,把操作控制信號(hào)編成( )
A)微指令 B)微地址 C)操作碼 D)程序
41.微程序存放在( )
A)主存中 B)堆棧中 C)只讀存儲(chǔ)器中 D)磁盤中
42.在微程序控制方式中,機(jī)器指令和微指令的關(guān)系是( )
A)每一條機(jī)器指令由一條微指令來解釋執(zhí)行
B)每一條機(jī)器指令由一段(或一個(gè))微程序來解釋執(zhí)行
C)一段機(jī)器指令組成的工作程序可由一條微指令來解釋執(zhí)行
D)一條微指令由若干條機(jī)器指令組成
43.微地址是指微指令( )
A)在主存的存儲(chǔ)位置 B)在堆棧的存儲(chǔ)位置
C)在磁盤的存儲(chǔ)位置 D)在控制存儲(chǔ)器的存儲(chǔ)位置
44.通常,微指令的周期對(duì)應(yīng)一個(gè)( )
A)指令周期 B)主頻周期 C)機(jī)器周期 D)工作周期
45.下列各種記錄方式中,不具自同步能力的是( )
A)不歸零制 B)改進(jìn)型調(diào)頻制MFM
C)調(diào)相制PM D)調(diào)頻制FM
46.異步傳送方式常用于( )中,作為主要控制方式。
A)微型機(jī)的CPU內(nèi)部控制 B)硬連線控制器
C)微程序控制器 D)串行I/O總線
47.波特率表示傳輸線路上( )
A)信號(hào)的傳輸速率 B)有效數(shù)據(jù)的傳輸速率
C)校驗(yàn)信號(hào)的傳輸速率 D)干擾信號(hào)的傳輸速率
48.不同信號(hào)在同一條信號(hào)線上分時(shí)傳輸?shù)姆绞椒Q為( )
A)總線復(fù)用方式 B)并串行傳輸方式
C)并行傳輸方式 D)串行傳輸方式
49.系統(tǒng)級(jí)的總線是用來連接( )
A)CPU內(nèi)部的運(yùn)算器和寄存器 B)主機(jī)系統(tǒng)板上的所有部件
C)主機(jī)系統(tǒng)板上的各個(gè)芯片 D)系統(tǒng)中的各個(gè)功能模塊或設(shè)備
50.總線從設(shè)備是( )
A)掌握總線控制權(quán)的設(shè)備 B)申請(qǐng)作為從設(shè)備的設(shè)備
C)被主設(shè)備訪問的設(shè)備 D)總線裁決部件
51.在總線上,同一時(shí)刻( )
A)只能有一個(gè)主設(shè)備控制總線傳輸操作
B)只能有一個(gè)從設(shè)備控制總線傳輸操作
C)只能有一個(gè)主設(shè)備和一個(gè)從設(shè)備控制總線傳輸操作
D)可以有多個(gè)主設(shè)備控制總線傳輸操作
52.串行總線主要用于( )
A)連接主機(jī)與外圍設(shè)備 B)連接主存與CPU
C)連接運(yùn)算器與控制器 D)連接CPU內(nèi)部各部件
53.下列說法中正確的是( )
A)半雙工總線只能在一個(gè)方向上傳輸信息,全雙工總線可以在兩個(gè)方向上輪流傳輸信息
B)半雙工總線只能在一個(gè)方向上傳輸信息,全雙工總線可以在兩個(gè)方向上同時(shí)傳輸信息
C)半雙工總線可以在兩個(gè)方向上輪流傳輸信息,全雙工總線可以在兩個(gè)方向上同時(shí)傳輸信息
D)半雙工總線可以在兩個(gè)方向上同時(shí)傳輸信息,全雙工總線可以在兩個(gè)方向上輪流傳輸信息
54.在下列設(shè)備中,屬于圖形輸入設(shè)備的是( )
A)鍵盤 B)條形碼閱讀機(jī) C)數(shù)字化儀 D)顯示器
55.CRT圖形顯示器的分辨率表示( )
A)一個(gè)圖像點(diǎn)(像素)的物理尺寸
B)顯示器一行能顯示的最大圖像點(diǎn)數(shù)與一列能顯示的最大圖像點(diǎn)數(shù)
C)顯示器屏幕可視區(qū)域的大小
D)顯示器能顯示的字符個(gè)數(shù)
56.在下列存儲(chǔ)器中,( )可以作為主存儲(chǔ)器。
A)半導(dǎo)體存儲(chǔ)器 B)硬盤 C)光盤 D)磁帶
57.在常用磁盤中,( )
A)外圈磁道容量大于內(nèi)圈磁道容量 B)各道容量不等
C)各磁道容量相同 D)內(nèi)圈磁道容量大于外圈磁道容量
58.磁表面存儲(chǔ)器記錄信息是利用磁性材料的( )
A)磁滯回歸線特性 B)磁場滲透特性
C)磁場分布特性 D)磁場吸引力特性
59.24針打印機(jī)的打印頭的針排列是( )
A)24根針排成一列 B)24根針排成2列
C)24根針排成3列 D)24根針排成4列
60.在常用磁盤的各磁道中( )
A)最外圈磁道的位密度最大 B)最內(nèi)圈磁道的位密度最大
C)中間磁道的位密度最大 D)所有磁道的位密度一樣大
二、填空題
1.計(jì)算機(jī)存儲(chǔ)器的最小單位為__________。1KB容量的存儲(chǔ)器能夠存儲(chǔ)__________個(gè)這樣的基本單位。
2.?dāng)?shù)的真值變成機(jī)器碼可采用__________、__________、__________和__________表示法。
3.移碼表示法主要用于表示__________的階碼E,以利于比較兩個(gè)_________的大小和進(jìn)行__________操作。
4.按IEEE754標(biāo)準(zhǔn),一個(gè)浮點(diǎn)數(shù)由符號(hào)位、__________和_________三個(gè)域組成。
5.8位二進(jìn)制補(bǔ)碼表示帶符號(hào)數(shù)的范圍,用十六進(jìn)制來表示,則最小是____,最大______。
6.一個(gè)定點(diǎn)數(shù)由__________和__________兩部分組成。根據(jù)小數(shù)點(diǎn)位置的不同,定點(diǎn)數(shù)有__________和__________兩種表示方法。
7.計(jì)算機(jī)可對(duì)不同類型的操作數(shù)進(jìn)行操作,操作數(shù)的類型有__________和__________等。
8.相聯(lián)存儲(chǔ)器不按地址而是按__________訪問的存儲(chǔ)器,在Cache中用來存放_(tái)_________,在虛擬存儲(chǔ)器中用來存放_(tái)_________。
9.Cache是一種__________存儲(chǔ)器,是為了解決CPU和主存之間__________不匹配而采用的一項(xiàng)硬件技術(shù)?,F(xiàn)發(fā)展為__________體系,__________分設(shè)體系。
10.主存與Cache的地址映射有__________、__________、__________三種方式。
11.CPU能直接訪問__________和__________,但不能直接訪問磁盤和光盤。
12.廣泛使用的__________和__________都是半導(dǎo)體__________存儲(chǔ)器,缺點(diǎn)是斷電后不能保存信息。
13.虛擬存儲(chǔ)器指的是__________層次,它給用戶提供了一個(gè)比實(shí)際__________空間大得多的__________空間。
14.多個(gè)用戶共享主存時(shí),系統(tǒng)應(yīng)提供__________。通常采用的方法是__________和__________保護(hù),并用__________來實(shí)現(xiàn)。
15.虛擬存儲(chǔ)器只是一個(gè)容量非常大的存儲(chǔ)器__________模型,不是任何實(shí)際的__________存儲(chǔ)器。
16.按照主存、外存層次的信息傳送單位不同,虛擬存儲(chǔ)器有__________式、__________式和__________式3類。
17.虛擬存儲(chǔ)器主要用于解決計(jì)算機(jī)中__________的__________問題。
18.在頁式虛擬存儲(chǔ)器中,主存地址包括__________和__________兩部分。
19.在寄存器間接尋址方式中,有效地址存放在________中,而操作數(shù)存放在_________中。
20.設(shè)D為指令中的形式地址,I為基址寄存器,PC為程序計(jì)數(shù)器。若有效地址E= (PC)十D,則為__________尋址方式;若有效地址E=(D),則為__________尋址方式;若E=(I)十D,則為__________尋址方式;若為直接尋址,則有效地址為__________。
21.?dāng)?shù)據(jù)寄存器中既能存放_(tái)_________,又能存放_(tái)_________的稱為累加寄存器。
22.CPU從__________取出一條指令并執(zhí)行這條指令的時(shí)間和稱為__________。
23.構(gòu)成中央處理器的兩大部件是__________和__________。
24.所有指令的執(zhí)行都必須進(jìn)行的相同操作是取指令操作,該操作從__________讀出指令,并將指令傳送到__________。
25.微指令地址的形成方式有兩種,一種是_________方式,從_________獲得下一條微指令的微地址;另一種是_________方式,從微指令的_________獲得下一條微指令的微地址。
26.控制器可分為__________控制器和__________控制器,前者采用__________,控制信號(hào)由__________產(chǎn)生;后者采用__________,控制信號(hào)由__________產(chǎn)生。
27.在微程序控制器中,控制存儲(chǔ)器由__________構(gòu)成,用于存放_(tái)______________。
28.在CPU中,指令寄存器的作用是__________,程序計(jì)數(shù)器的作用是__________,程序狀態(tài)字寄存器PSW的作用是__________,地址寄存器的作用是__________。
29.控制部件通過控制線向執(zhí)行部件發(fā)出各種控制命令,通常把這種控制命令叫做__________,而執(zhí)行部件接受此控制命令后所進(jìn)行的操作叫做__________。
30.在機(jī)器的一個(gè)CPU周期中,一組實(shí)現(xiàn)一定操作功能的微命令的組合,構(gòu)成一條__________,它由__________和__________兩部分組成。
31.CPU從主存取出一條指令并執(zhí)行該指令的時(shí)間叫做__________,它常常用若干個(gè)__________來表示,而后者又包含有若干個(gè)__________。
32.總線控制方式可分為__________式控制和__________式控制兩種。
33.集中式總線裁決主要有__________方式、__________方式和__________方式。
34.全互鎖方式中的__________信號(hào)和__________信號(hào)的上升沿和下降沿都是觸發(fā)邊沿,由此這種方式稱為__________協(xié)議。
35.總線定時(shí)是總線系統(tǒng)的核心問題之一。為了同步主方、從方的操作,必須制訂__________。通常采用__________定時(shí)和__________定時(shí)兩種方式。
36.按照傳輸定時(shí)的方法劃分,總線數(shù)據(jù)通信方式可分為__________和__________兩類。
37.為了解決多個(gè)__________同時(shí)競爭總線__________,必須具有__________部件。
38.衡量總線性能的重要指標(biāo)是__________,它定義為總線本身所能達(dá)到的最高_(dá)_________。
39.總線是構(gòu)成計(jì)算機(jī)系統(tǒng)的互聯(lián)機(jī)構(gòu),是多個(gè)__________部件之間進(jìn)行數(shù)據(jù)傳送的公共通道,并在__________的基礎(chǔ)上進(jìn)行工作。
40.系統(tǒng)總線接口是CPU、__________、__________與總線之間連接的邏輯部件。
41.磁盤存儲(chǔ)設(shè)備主要由磁記錄介質(zhì)、__________和__________三個(gè)部分組成。
42.磁盤的存儲(chǔ)器的訪問時(shí)間主要包括__________時(shí)間、__________時(shí)間和尋道延遲時(shí)間。
43.中斷屏蔽寄存器的每一位對(duì)應(yīng)于一條中斷請(qǐng)求線,當(dāng)該位被CPU置為0時(shí),相應(yīng)的中斷__________,而當(dāng)某一位被CPU置為1時(shí),相應(yīng)的中斷__________。
44.CPU響應(yīng)中斷請(qǐng)求時(shí)需要保護(hù)現(xiàn)場,這里現(xiàn)場保護(hù)是指將__________和__________中的內(nèi)容保存到__________中。
45.采用DMA方式傳送數(shù)據(jù)是由DMA接口來控制數(shù)據(jù)在_________和_________之間傳輸。
46.?dāng)?shù)組多路通道可允許__________設(shè)備進(jìn)行__________型操作,數(shù)據(jù)傳送單位是__________。字節(jié)多路通道可允許__________設(shè)備進(jìn)行__________型操作,數(shù)據(jù)傳送單位是__________。
47.通道有三種類型:__________通道、__________通道和__________通道。
48.SCSI是處于__________和__________之間的并行I/O接口,可允許連接__________臺(tái)各種類型的高速外圍設(shè)備。
49.通道與CPU分時(shí)使用__________,實(shí)現(xiàn)了__________內(nèi)部的數(shù)據(jù)處理和__________的并行工作。
50.通道是一個(gè)特殊功能的__________,它有自己的__________專門負(fù)責(zé)數(shù)據(jù)輸入輸出的傳輸控制,CPU只負(fù)責(zé)__________功能。
三、名詞解釋
1.主機(jī)
2.基數(shù)r
3.位
4.字
5.字節(jié)
6.總線
7.偶校驗(yàn)碼
8.相聯(lián)存儲(chǔ)器
9.多體交叉存儲(chǔ)器
10.虛擬存儲(chǔ)器
11.尋址方式
12.微程序控制器
13.微程序
14.微指令
15.微地址
16.控制存儲(chǔ)器(CPU內(nèi)的)
17.主設(shè)備
18.總線從設(shè)備
19.全互鎖
20.I/O接口
21.中斷優(yōu)先級(jí)
22.中斷嵌套
23.統(tǒng)一編址
24.通道程序
四、簡答題
1.靜態(tài)存儲(chǔ)器(SRAM)依靠什么來存儲(chǔ)信息?為什么稱為“靜態(tài)”存儲(chǔ)器?
2.簡述靜態(tài)存儲(chǔ)器的寫操作過程。
3.主存儲(chǔ)器的性能指標(biāo)有哪些?各性能指標(biāo)的含義是什么?
4.Cache的命中率與哪些因素有關(guān)?它們是如何影響Cache的命中率的?
5.何謂虛擬存儲(chǔ)器?其主要好處是什么?
6.(堆棧有哪兩種基本操作?它們的含義是什么?
7.說明指令周期、機(jī)器周期、時(shí)鐘周期之間的關(guān)系。
8.在寄存器——寄存器型,寄存器——存儲(chǔ)器型和存儲(chǔ)器——存儲(chǔ)器型三類指令中,哪類指令的執(zhí)行時(shí)間最長?哪類指令的執(zhí)行時(shí)間最短?為什么?
9.什么是RISC?RISC指令系統(tǒng)的特點(diǎn)是什么?
10.指令和數(shù)據(jù)均存放在內(nèi)存中,計(jì)算機(jī)如何從時(shí)間和空間上區(qū)分它們是指令還是數(shù)據(jù)?
11.簡述寄存器間接尋址方式的含義,說明其尋址過程。
12.假設(shè)寄存器R中的數(shù)值為2000,主存地址為2000和3000的地址單元中存放的內(nèi)容分別為3000和4000,PC的值為5000,若按以下尋址方式,訪問到的操作數(shù)各是多少?
①寄存器尋址R;②寄存器間接尋址(R);③直接尋址2000;④存儲(chǔ)器間接尋址(2000);⑤相對(duì)尋址-3000(PC)
13.微程序控制器怎樣產(chǎn)生操作控制信號(hào),這種控制器有何優(yōu)缺點(diǎn)?
14.微指令編碼有哪三種方式?微指令格式有明幾種?微程序控制有哪些特點(diǎn)?
15.硬連線控制器主要由哪幾部分構(gòu)成?它是如何產(chǎn)生控制信號(hào)的?
16.列舉出CPU中6個(gè)主要寄存器的名稱及功能。
17.簡述微程序控制器各主要組成部分的功能。
18.簡述CPU的主要功能*
19.何謂串行傳輸,有何優(yōu)缺點(diǎn)?適用什么場合?
20.串行總線和并行總線有何區(qū)別?各適用于什么場合?
21.系統(tǒng)總線接口有哪幾項(xiàng)基本功能?
22.何謂“總線仲裁”?一般采用何種策略進(jìn)行仲裁,簡要說明它們的應(yīng)用環(huán)境。
23.總線的一次信息傳送過程大致分哪幾個(gè)階段?
24.什么是總線帶寬?影響帶寬的因素有哪些?
25.外圍設(shè)備的I/O控制方式分哪幾類?各有什么特點(diǎn)?
26.何謂DAM方式?說明它的適用場合。
27.基本的DMA控制器的主要部件有哪些?
28.何謂多重中斷?如何保證它的實(shí)現(xiàn)?
29.簡述多重中斷系統(tǒng)中CPU響應(yīng)處理一次中斷的步驟。
30.試比較中斷方式與DMA方式的主要異同,并指出它們各自應(yīng)用在什么性質(zhì)的場合?
五、計(jì)算題
1.已知x=-0.01111.y=+0.11001,求[x]補(bǔ),[-x]補(bǔ),[y]補(bǔ),[-y]補(bǔ),x+y,x-y。
2.設(shè)有兩個(gè)浮點(diǎn)數(shù)x=,y=,Ex=(-10)2,Sx=(+0.1001)2
Ey=(+10)2,Sy=(+0.1011)2。若尾數(shù)4位,數(shù)符1位,階碼2位,階符1位,
求x+y,并寫出運(yùn)算步驟及結(jié)果。
3.設(shè)X=+15,Y=-13,用帶求補(bǔ)器的原碼陣列乘法求出乘積X?Y=?
4.已知x=0.1011,y=-0.1001,試用補(bǔ)碼一位乘法求x×y=?要求寫出每一步運(yùn)算過程及運(yùn)算結(jié)果。
5.已知[x]補(bǔ)=1.0111,[y]補(bǔ)= 0.1101,試用加減交替法求[x]補(bǔ)÷[y]補(bǔ)=?要求寫出每一步運(yùn)算過程及運(yùn)算結(jié)果。
6.某指令系統(tǒng)字長為16位,每個(gè)操作數(shù)的地址碼長6位,設(shè)系統(tǒng)包括無操作數(shù),單操作數(shù)和雙操作3類。若雙操作指令有M條,無操作數(shù)指令有N條,問單操作數(shù)的指令最多有多少條?
7.設(shè)某計(jì)算機(jī)的主存儲(chǔ)器為512KB ×16位,Cache容量為8KB×16位,每塊8個(gè)字。
(1)Cache中可裝入多少塊主存中的數(shù)據(jù)?
(2)若Cache和主存采用直接地址映像,試給出主存與Cache的地址格式,并說明每個(gè)字段多少位。
(3)若采用組相聯(lián)映像,每組4塊,試給出Cache和主存的地址格式,并說明每個(gè)字段多少位。
8.某總線在一個(gè)總線周期中并行傳送4個(gè)字節(jié)的數(shù)據(jù),設(shè)一個(gè)總線周期等于一個(gè)總線時(shí)鐘周期,總線時(shí)鐘頻率為10 MHz。
(1)求總線帶寬是多少?
(2)如果一個(gè)總線周期中并行傳送64位數(shù)據(jù),總線時(shí)鐘頻率升為33MHz、這時(shí)總線帶寬為多少?
9.某串行異步通信總線的幀格式為1位起始位,8位數(shù)據(jù)位,1位奇偶校驗(yàn)位,2位停止位,當(dāng)波特率為9600bps時(shí),比特率為多少?
10.某雙面磁盤每面有220道,內(nèi)層磁道周長70cm,位密度400位/cm,轉(zhuǎn)速3000轉(zhuǎn)/分,
問:(1)磁盤存儲(chǔ)容量是多少?(2)數(shù)據(jù)傳輸率是多少?
六、應(yīng)用題
1.用16K×8位的SRAM芯片構(gòu)成64K×16位的存儲(chǔ)器,要求畫出該存儲(chǔ)器的組成邏輯框圖。
2.用16K×16位的SRAM芯片構(gòu)成64K×32位的存儲(chǔ)器。要求畫出該存儲(chǔ)器的組成邏輯框圖。
3.用4K×8的存儲(chǔ)器芯片構(gòu)成8K×16位的存儲(chǔ)器,共需多少片?如果CPU的信號(hào)線有讀寫控制信號(hào)R/W*,地址線A15~A0,存儲(chǔ)器芯片的控制信號(hào)有CS和WE*,請(qǐng)畫出此存儲(chǔ)器與CPU的連接圖。
4.用2K×16位/片的SRAM存儲(chǔ)器芯片設(shè)計(jì)一個(gè)8K×32位的存儲(chǔ)器,已知地址總線為A15~A0(低),數(shù)據(jù)總線D31~D0(低),
為讀寫控制信號(hào)。請(qǐng)畫出該存儲(chǔ)器芯片級(jí)邏輯圖,注明各種信號(hào)線。
5.要求用128K×16位的SRAM芯片設(shè)計(jì)512K×16位的存儲(chǔ)器,SRAM芯片有兩個(gè)控制端:當(dāng)CS有效時(shí)該片選中。當(dāng)W/R=1時(shí)執(zhí)行讀操作,當(dāng)W/R=0時(shí)執(zhí)行寫操作。用64K×16位的EPROM芯片組成128K×16位的只讀存儲(chǔ)器。試問:
(1)數(shù)據(jù)寄存器多少位?
(2)地址寄存器多少位?
(3)共需多少片EPROM?
(4)畫出此存儲(chǔ)器組成框圖。
6.用8K×8位的ROM芯片和8K×8位的RAM芯片組成一個(gè)32K×8位的存儲(chǔ)器,其中RAM地址占24K(地址為2000H~7FFFH),ROM地址占8K(地址為0000H~1FFFH)。RAM芯片有兩個(gè)輸入端;當(dāng)CS有效時(shí),該片選中,當(dāng)W/R=l時(shí),執(zhí)行讀操作;當(dāng)W/R=0時(shí),執(zhí)行寫操作。ROM芯片只有一個(gè)控制輸入端——片選CS。要求畫出此存儲(chǔ)器組成結(jié)構(gòu)圖。
7.某機(jī)指令字長16位。設(shè)有單地址指令和雙地址指令兩類。若每個(gè)地址字段為6位,雙地址指令有x條。問單地址指令最多可以有多少條?
8.若某機(jī)要求有:三地址指令4條,單地址指令255條,零地址指令16條。設(shè)指令字長為12位,每個(gè)地址碼長為3位。問能否以擴(kuò)展操作碼為其編碼?如果其中單地址指令為254條呢?說明其理由。
9.單總線CPU結(jié)構(gòu)如下圖所示,其中有運(yùn)算部件ALU、寄存器Y和Z,通用寄存器R0~R3、指令寄存器IR、程序計(jì)數(shù)器PC、主存地址寄存器MAR和主存數(shù)據(jù)寄存器MDR等部件。試擬出CPU讀取并執(zhí)行取數(shù)指令LOAD R0,(A)的流程。指令中R0表示目的尋址為寄存器尋址,(A)表示源尋址為存儲(chǔ)器間接尋址。
10.單總線CPU結(jié)構(gòu)圖如下,其中有運(yùn)算部件ALU、寄存器Y和Z、通用寄存器R0~R3、指令寄存器IR、程序計(jì)數(shù)器PC、主存地址寄存器MAR和主存數(shù)據(jù)寄存器MDR等部件,試擬出加法指令A(yù)DD R1,B(R2)的讀取和執(zhí)行流程。其中R1表示目的尋址為寄存器尋址;B(R2)表示源尋址為變址尋址,B是偏移量,R2是變址寄存器。
11.單總線CPU結(jié)構(gòu)圖如下,其中有運(yùn)算部件ALU、寄存器Y和Z、通用寄存器R0~R3、狀態(tài)寄存器SR、指令寄存器IR、程序計(jì)數(shù)器PC、主存地址寄存器MAR和主存數(shù)據(jù)寄存器MDR等部件,試擬出存儲(chǔ)指令STORE R1,(A)的讀取和執(zhí)行流程。其中R1表示源尋址為寄存器尋址;(A)表示目的尋址為存儲(chǔ)器間接尋址。
12.設(shè)某機(jī)有4級(jí)中斷A、B、C、D,其硬件排隊(duì)優(yōu)先次序?yàn)锳>B>C>D,中斷程序的屏蔽位設(shè)置如下表(其中“0”為允許,“1”為屏蔽,CPU狀態(tài)時(shí)屏蔽碼為0000)。
(1)中斷處理次序?yàn)槭裁矗?/p>
(2)設(shè)A、B、C、D同時(shí)請(qǐng)求中斷,畫出CPU執(zhí)行程序的軌跡。