最美情侣中文字幕电影,在线麻豆精品传媒,在线网站高清黄,久久黄色视频

歡迎光臨散文網(wǎng) 會員登陸 & 注冊

同步電路設(shè)計(jì)和異步電路設(shè)計(jì)的特點(diǎn)

2023-03-27 08:22 作者:春風(fēng)渡屠蘇  | 我要投稿

同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒有固定的因果關(guān)系。

同步電路特點(diǎn):時(shí)鐘個(gè)數(shù)只有一個(gè),電路中觸發(fā)器的時(shí)鐘輸入端連接同一個(gè)時(shí)鐘脈沖源,所有觸發(fā)器的狀態(tài)變化都與所加的時(shí)鐘脈沖信號同步;由于只有一個(gè)時(shí)鐘,所以整個(gè)電路所有時(shí)鐘應(yīng)該是同源同相的;一般會濾掉毛刺,不需要特別考慮競爭與冒險(xiǎn);有利于靜態(tài)時(shí)序分析;設(shè)計(jì)的電路具有強(qiáng)耦合關(guān)系,不利于面積優(yōu)化與低功耗優(yōu)化,不靈活;存在時(shí)鐘偏斜問題。

異步電路特點(diǎn):電路中沒有統(tǒng)一的時(shí)鐘(可以有多個(gè)時(shí)鐘),有些觸發(fā)器的時(shí)鐘輸入端與時(shí)鐘脈沖源相連(與時(shí)鐘脈沖源同步),其余觸發(fā)器狀態(tài)變化不與時(shí)鐘脈沖源同步;由于有多個(gè)時(shí)鐘,因此有些時(shí)鐘是同源不同相的,有些是不同源的;很大概率存在競爭與冒險(xiǎn);一般無法對異步電路進(jìn)行靜態(tài)時(shí)序分析;電路耦合關(guān)系很弱,設(shè)計(jì)比較靈活,相同條件下比同步電路功耗低;不存在時(shí)鐘偏斜問題。

做模塊劃分時(shí)應(yīng)該考慮哪些問題

結(jié)構(gòu)層次化是設(shè)計(jì)的一種基本思想,需要注意:結(jié)構(gòu)不宜太深,否則綜合時(shí)面積過大,綜合工具會默認(rèn)做扁平化處理;頂層設(shè)置不宜過于復(fù)雜,主要完成諸如輸入輸出,模塊調(diào)用與實(shí)例化,全局時(shí)鐘,三態(tài)總線,全局復(fù)位等等簡單的功能;雙向的信號最好只在頂層出現(xiàn);子模塊之間最好不要有跨層次的接口;合理考慮子模塊的功能、結(jié)構(gòu)、時(shí)序等。

模塊劃分的技巧:對每個(gè)同步時(shí)序設(shè)計(jì)的子模塊的輸出使用寄存器處理;找元件現(xiàn)貨上唯樣商城將相關(guān)的邏輯或者可以復(fù)用的邏輯寫在一起;將不同優(yōu)化目標(biāo)的部分分開,時(shí)序的和面積的分開處理;將時(shí)序?qū)捤傻姆值酵粋€(gè)模塊;將存儲器件獨(dú)立劃分;合理規(guī)劃模塊的規(guī)模。

圖1 模塊劃分示意圖

組合邏輯設(shè)計(jì)有哪些考慮點(diǎn)

根據(jù)邏輯功能的不同特點(diǎn),可以將數(shù)字電路分成兩大類,一類稱為組合邏輯電路(簡稱組合電路),另一類稱為時(shí)序邏輯電路(簡稱時(shí)序電路)。

常見組合邏輯電路包括編碼器、譯碼器、數(shù)據(jù)選擇器、數(shù)值比較器、加法器、函數(shù)發(fā)生器、奇偶校驗(yàn)器/發(fā)生器等。

圖2 組合邏輯之半加器

組合邏輯設(shè)計(jì)注意事項(xiàng)包括:避免組合邏輯反饋環(huán)路(容易毛刺、振蕩、時(shí)序違規(guī)等);替換延遲鏈,用倍頻、分頻或者同步計(jì)數(shù)器完成;替換異步脈沖產(chǎn)生單元(毛刺生成器),用同步時(shí)序設(shè)計(jì)脈沖電路;慎用鎖存器,鎖存器容易產(chǎn)生毛刺。

RTL代碼優(yōu)化有哪些技巧

Pipelining,即流水線時(shí)序優(yōu)化方法,其本質(zhì)是調(diào)整一個(gè)較長的組合邏輯路徑中的寄存器位置,用寄存器合理分割該組合邏輯路徑,從而降低了對路徑的Clock-To-Output和Setup等時(shí)間參數(shù)的要求,達(dá)到提高設(shè)計(jì)頻率的目的。但是必須要注意的是,使用Pipelining優(yōu)化技術(shù)只能合理地調(diào)整寄存器位置。

模塊復(fù)用與Resource Sharing,Sharing模塊復(fù)用和Resource Sharing是一種節(jié)約面積的思想,在設(shè)計(jì)電路中,在不影響性能的情況下,實(shí)現(xiàn)最少的邏輯資源開銷。

邏輯復(fù)制是一種通過增加面積而改善時(shí)序條件的優(yōu)化手段。邏輯復(fù)制最常使用的場合是調(diào)整信號的扇出。如果某個(gè)信號需要驅(qū)動后級的很多單元,換句話說,也就是其扇出非常大,那么為了增加這個(gè)信號的驅(qū)動能力,必須插入很多級Buffer,這樣就在一定程度上增加了這個(gè)信號路徑的延時(shí)。這時(shí)可以復(fù)制生成這個(gè)信號的邏輯,使多路同頻同相的信號驅(qū)動后續(xù)電路,平均到每路的扇出變低,不需要加Buffer也能滿足驅(qū)動能力的要求,這樣就節(jié)約了該信號的路徑時(shí)延。

香農(nóng)擴(kuò)展(Shannon Expansion)也是一種邏輯復(fù)制、增加面積、提高頻率的時(shí)序優(yōu)化手段。香農(nóng)擴(kuò)展通過邏輯復(fù)制、增加MUX(多路選擇器)來縮短某個(gè)優(yōu)先級高但組合路徑長的信號的路徑延時(shí)(信號a),從而提高該關(guān)鍵路徑的工作頻率,以增加面積換取電路時(shí)序性能的優(yōu)化。其擴(kuò)展運(yùn)算公式為:Fa,b,c=aF1,b,c+aF(0,b,c)。



同步電路設(shè)計(jì)和異步電路設(shè)計(jì)的特點(diǎn)的評論 (共 條)

分享到微博請遵守國家法律
平罗县| 历史| 青河县| 镶黄旗| 当涂县| 崇明县| 保山市| 吴川市| 长丰县| 达孜县| 徐州市| 安塞县| 吴旗县| 丰宁| 资溪县| 紫金县| 白河县| 东阿县| 虹口区| 文昌市| 张掖市| 长治市| 江达县| 盐山县| 呼图壁县| 于都县| 安吉县| 武定县| 龙山县| 荆门市| 德化县| 兴国县| 沐川县| 麦盖提县| 宜州市| 无棣县| 灵璧县| 和田县| 德州市| 克什克腾旗| 建平县|