數(shù)電學(xué)習(xí)筆記42——寄存器和移位寄存器(1)
教材:閻石《數(shù)字電子技術(shù)基礎(chǔ)》(第五版) 高等教育出版社
視頻教材:


6.3 若干常用的時(shí)序邏輯電路
? ? ? 常用的時(shí)序邏輯電路有寄存器、計(jì)數(shù)器、序列信號(hào)發(fā)生器等。

6.3.1 寄存器和移位寄存器
一、寄存器
(1)?寄存器
① 功能:用于寄存一組二值代碼
② 因?yàn)橐粋€(gè)觸發(fā)器能儲(chǔ)存1位二值代碼,所以用N個(gè)觸發(fā)器組成的寄存器能儲(chǔ)存一組N位的二值代碼。
③ 對(duì)寄存器中的觸發(fā)器只要求它們具有置1、置0的功能即可,因而無(wú)論是用電平觸發(fā)的觸發(fā)器,還是用脈沖觸發(fā)或邊沿觸發(fā)的觸發(fā)器,都可以組成寄存器。
④ 集成寄存器主要是多D和多JK觸發(fā)器。

(2)?4位寄存器74LS75
① 74LS75電路如圖。
② 74LS75由電平觸發(fā)的同步RS觸發(fā)器組成。
③ CP=1時(shí),Q端狀態(tài)跟隨D端狀態(tài)變化;CP=0時(shí),Q端狀態(tài)保持CP變低時(shí)的D端狀態(tài)。

(3)?4位寄存器74LS175
① 74LS175電路如圖。
② 74LS175由邊沿觸發(fā)的維持阻塞觸發(fā)器組成。
③ Q端狀態(tài)僅取決于CP上升沿到達(dá)時(shí)刻D端的狀態(tài)。

(4)?為增加使用的靈活性,一些寄存器還附加異步置0、輸出三態(tài)控制和“保持”等功能。其中“保持”指CP信號(hào)到達(dá)時(shí)觸發(fā)器不隨D端的輸入信號(hào)而改變狀態(tài),保持原來(lái)的狀態(tài)不變。
(5)?接收數(shù)據(jù)時(shí)所有各位代碼是同時(shí)輸入的,觸發(fā)器中的數(shù)據(jù)是并行地出現(xiàn)在輸出端,因此將這種輸入、輸出方式稱為并行輸入、并行輸出方式。
