提高PCB板抗電磁干擾的能力措施
提高PCB板抗電磁干擾的能力措施
1、需要特別注意抗電磁干擾的系統(tǒng)
(1)微控制器時鐘頻率特別高、總線周期特別快的系統(tǒng)。
?。?)系統(tǒng)含有大功率、大電流驅(qū)動電路,如產(chǎn)生火花的繼電器、大電流開關(guān)等。
?。?)包含微弱模擬信號電路及高精度A/D轉(zhuǎn)換電路的系統(tǒng)。
2、應(yīng)采取的抗干擾措施
?。?)能用低速的就不用高速芯片,將高速芯片用在關(guān)鍵地方。
?。?)可用串電阻的方法降低控制電路上升沿/下降沿跳變速率。
(3)盡量為繼電器提供某種形式的阻尼電路。
?。?)使用滿足系統(tǒng)要求的最低時鐘頻率。
?。?)時鐘產(chǎn)生器盡量靠近使用該時鐘的元器件,石英晶體振蕩器外殼應(yīng)接地。
(6)用地線將時鐘區(qū)包圍,盡量縮短時鐘線長度。
?。?)MCU無用端要接高電平或者接地,或者定義為輸出端,集成電路上該接電源/接地的引腳都要接電源/接地,不要懸空。
?。?)門電路輸入端閑置不用時不要懸空。閑置不用的運算放大器正輸入端應(yīng)接地,負輸入端應(yīng)接輸出端。
?。?)PCB應(yīng)盡量使用45度布線,而不用90度布線,以減小高頻信號對外的發(fā)射與耦合。
?。?0)PCB按頻率和電流開關(guān)特性分區(qū),噪聲元器件與非噪聲元器件的距離盡可能遠。
(11)單面板和雙面板用單點接電源和單點接地,電源線和地線應(yīng)盡量粗,在經(jīng)濟方面能承受的情況下,可以使用多層板以減小電源/地的寄生電感。
(12)時鐘、總線及片選信號遠離I/O線和接插件。
?。?3)模擬電壓輸入線、參考電壓端應(yīng)盡量遠離數(shù)字電路信號線,特別是時鐘線。
?。?4)A/D類器件,數(shù)字部分與模擬部分寧可統(tǒng)一也不要交叉。
?。?5)關(guān)鍵的線應(yīng)盡量粗,并在兩側(cè)加上保護地。高速線要短且直。
(16)盡量選用短引腳的器件,去耦電容引腳也盡量短。
?。?7)對噪聲敏感的線不要與大電流、高速開關(guān)線平行。
(18)弱信號電路、低頻電路周圍不要有電流環(huán)路。任何信號都不要形成環(huán)路,若不可避免,應(yīng)使環(huán)路區(qū)盡量小。
(19)為每個集成電路添加一個去耦電容;每個電解電容邊上都要接一個小的高頻旁路電容。
?。?0)盡量使用大容量的鉭電容而不用電解電容,作為電路的充放電儲能電容,使用管狀電容時外殼要接地。
說明:此部分根據(jù)Candence高速電路板設(shè)計與仿真書籍相關(guān)內(nèi)容而寫,對高速信號的布局的一些重點內(nèi)容要求可以參考一下。
以上是中信華PCB(www.zxhgroup.com/?_t_shfw)分享的PCB知識百科,希望對您有幫助!謝謝關(guān)注點贊!公眾號:中信華集團