MH2103AVET6國(guó)產(chǎn)完美替代STM32F103VBT6 STM32F103VCT6 STM32F103VET6
存儲(chǔ)器保護(hù)單元(MPU)用于管理CPU 對(duì)存儲(chǔ)器的訪問(wèn),防止一個(gè)任務(wù)意外損壞另一個(gè)激活任務(wù)所使用的
存儲(chǔ)器或資源。此存儲(chǔ)區(qū)被組織為最多8個(gè)保護(hù)區(qū),還可依次再被分為最多8個(gè)子區(qū)。保護(hù)區(qū)大小可為
32字節(jié)至可尋址存儲(chǔ)器的整個(gè)4 G字節(jié)。
若應(yīng)用中有一些關(guān)鍵的或認(rèn)證的代碼必須受到保護(hù),以免被其它任務(wù)的錯(cuò)誤行為影響,則MPU尤其有用。
它通常由RTOS(實(shí)時(shí)操作系統(tǒng))管理。若程序訪問(wèn)的存儲(chǔ)器位置被MPU禁止,則RTOS可檢測(cè)到它并采取行
動(dòng)。在RTOS環(huán)境中,內(nèi)核可基于執(zhí)行的進(jìn)程,動(dòng)態(tài)更新MPU區(qū)的設(shè)置。
2.1.4 內(nèi)置SRAM內(nèi)置閃存存儲(chǔ)器
最大96K字節(jié)的內(nèi)置SRAM,CPU能以0等待周期訪問(wèn)(讀/寫(xiě))。
2.1.5 靜態(tài)存儲(chǔ)器控制器(FSMC)
支持以下模式:PC卡/閃存、SRAM、PSRAM、NOR和NAND。
功能概述:
?三條FSMC中斷線,經(jīng)過(guò)邏輯或連接到NVIC單元
?寫(xiě)入FIFO
?從除NAND閃存和PC卡以外的外部存儲(chǔ)器執(zhí)行代碼
對(duì)于VET6, 只有FSMC Bank1和Bank2可用。
Bank1只能復(fù)用支持NOR/PSRAM存儲(chǔ)器,使用NE1選擇芯片。
Bank2只能支持16/8位NAND閃存,使用NCE2選擇芯片。
2.1.6 LCD并行接口
FSMC可以配置為與大多數(shù)圖形LCD控制器無(wú)縫接口。它支持Intel 8080和Motorola 6800模式,并具有
足夠的靈活性以適應(yīng)特定LCD接口。
深圳市匯英同創(chuàng)電子科技有限公司
蔡生18312533639QQ15205643892.1.7 CRC(循環(huán)冗余校驗(yàn))計(jì)算單元
CRC(循環(huán)冗余校驗(yàn))計(jì)算單元使用一個(gè)固定的多項(xiàng)式(可選多種模式,并可進(jìn)行硬件數(shù)據(jù)處理)發(fā)生器,
從一個(gè)32位的數(shù)據(jù)字產(chǎn)生一個(gè)CRC碼。
在眾多的應(yīng)用中,基于CRC的技術(shù)被用于驗(yàn)證數(shù)據(jù)傳輸或存儲(chǔ)的一致性。在EN/IEC 60335-1標(biāo)準(zhǔn)的范圍
內(nèi),它提供了一種檢測(cè)閃存存儲(chǔ)器錯(cuò)誤的手段。
2.1.8 嵌套的向量式中斷控制器(NVIC)
內(nèi)置嵌套的向量式中斷控制器,能夠處理多達(dá)71個(gè)可屏蔽中斷通道(不包括16個(gè)Core的中斷線)和8個(gè)優(yōu)
先級(jí)。
● 緊耦合的NVIC能夠達(dá)到低延遲的中斷響應(yīng)處理
● 中斷向量入口地址直接進(jìn)入內(nèi)核
● 緊耦合的NVIC接口
● 允許中斷的早期處理
● 處理晚到的較高優(yōu)先級(jí)中斷
● 支持中斷尾部鏈接功能
● 自動(dòng)保存處理器狀態(tài)
● 中斷返回時(shí)自動(dòng)恢復(fù),無(wú)需額外指令開(kāi)銷(xiāo)
該模塊以最小的中斷延遲提供靈活的中斷管理功能
MH2103ACCT6軟硬件兼容STM32F103C8T6
MH2103ARPT6軟硬件兼容STM32F103RCT6
MH2103AVET6軟硬件兼容STM32F103VET6