AD_PCB:原理圖的編譯設(shè)置及檢查

前提:
在設(shè)計(jì)完原理圖之后、設(shè)計(jì)PCB之前,我們通常會(huì)利用軟件自帶的ERC功能對(duì)常規(guī)的一些電氣性能進(jìn)行檢查,避免一些常規(guī)性錯(cuò)誤和查漏補(bǔ)缺,以求能正確完整地導(dǎo)入PCB進(jìn)行電路設(shè)計(jì)。
具體方法:
在工程文件上單擊鼠標(biāo)右鍵,選擇執(zhí)行“工程選項(xiàng)”命令,或者執(zhí)行菜單命令“工程-工程選項(xiàng)”,單擊“Error Reporting”選項(xiàng)卡,進(jìn)入原理圖編譯參數(shù)設(shè)置窗口,如圖1所示。
1、在我們進(jìn)行元件的復(fù)制時(shí),容易把位號(hào)搞重復(fù),這時(shí)就需要我們,把重復(fù)元件位號(hào)選項(xiàng),改為致命錯(cuò)誤。

2、在我們進(jìn)行元件的命名時(shí),很可能容易漏掉一些元件,這時(shí)就需要我們,把沒(méi)有命名的元件選項(xiàng),改為致命錯(cuò)誤。

3、針對(duì)網(wǎng)絡(luò)標(biāo)號(hào)懸浮、電源端口懸浮、網(wǎng)絡(luò)標(biāo)號(hào)名稱重復(fù)、單個(gè)網(wǎng)絡(luò)標(biāo)號(hào)等問(wèn)題進(jìn)行設(shè)置解決!

以上是原理圖的ERC的一般規(guī)則設(shè)置,不設(shè)置也沒(méi)有問(wèn)題,只要確保沒(méi)有一個(gè)錯(cuò)誤和警告即可!關(guān)于其他設(shè)置,可以自行根據(jù)項(xiàng)目要求,進(jìn)行設(shè)置。