速看?。∵@是一份嵌入式工程師有關(guān)硬件方面的面試題
本周直播計(jì)劃???? :
直播時(shí)間:周一到周四:19:00-21:00;周五:15:00—17:00
B站主頁(yè)直播間:直播間地址,某音搜索“信盈達(dá)”賬號(hào)(有兩個(gè)號(hào),分享不一樣的知識(shí)直播);?
繼續(xù)開(kāi)啟知識(shí)直播專場(chǎng)~~還是趕緊行動(dòng)起來(lái)吧?。?!? ?

今天我們來(lái)一起看看關(guān)于嵌入式硬件工程師面試時(shí),有哪些應(yīng)該注意的面試題吧!堅(jiān)持不易,你的點(diǎn)贊收藏+關(guān)注是我堅(jiān)持的動(dòng)力?。?!近期小編也整理了一份關(guān)于嵌入式的資料,有需要的盆友們,可以斯 ? 扣,記得備注好需要課程名字哦~
下面是一些基本的數(shù)字電路知識(shí)問(wèn)題,請(qǐng)簡(jiǎn)要回答之。
(1) 什么是 Setup和 Hold 時(shí)間?
答:Setup/Hold Time 用于測(cè)試芯片對(duì)輸入信號(hào)和時(shí)鐘信號(hào)之間的時(shí)間要求。建立時(shí)間 (Setup Time)是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來(lái)以前,數(shù)據(jù)能夠保持穩(wěn) 定不變的時(shí)間。輸入數(shù)據(jù)信號(hào)應(yīng)提前時(shí)鐘上升沿 (如上升沿有效)T 時(shí)間到達(dá)芯片,這個(gè) T就是建立時(shí)間通常所說(shuō)的 SetupTime。
如不滿足 Setup Time,這個(gè)數(shù)據(jù)就不能被這一時(shí)鐘打入觸發(fā)器,只有在下一個(gè)時(shí)鐘上升沿到來(lái)時(shí),數(shù)據(jù)才能被打入 觸發(fā)器。保持時(shí)間(Hold Time)是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來(lái)以后,數(shù)據(jù)保持穩(wěn)定不變的時(shí)間。如果 Hold Time 不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。
(2) 什么是競(jìng)爭(zhēng)與冒險(xiǎn)現(xiàn)象?怎樣判斷?如何消除?
答:在組合邏輯電路中,由于門電路的輸入信號(hào)經(jīng)過(guò)的通路不盡相同,所產(chǎn)生的延時(shí)也就會(huì)不同,從而導(dǎo)致到達(dá)該門的時(shí)間不一致,我們把這種現(xiàn)象叫做競(jìng)爭(zhēng)。由于競(jìng)爭(zhēng)而在電路輸出端可能產(chǎn)生尖峰脈沖或毛刺的現(xiàn)象叫冒險(xiǎn)。如果布爾式中有相反的信號(hào)則可能產(chǎn)生競(jìng)爭(zhēng)和冒險(xiǎn)現(xiàn)象。解決方法:一是添加布爾式的消去項(xiàng),二是在芯片外部加電容。
(3) 什么是"線與 "邏輯,要實(shí)現(xiàn)它,在硬件特性上有什么具體要求?
答:線與邏輯是兩個(gè)或多個(gè)輸出信號(hào)相連可以實(shí)現(xiàn)與的功能。在硬件上,要用 OC 門來(lái)實(shí)現(xiàn)( 漏極或者集電極開(kāi)路 ),為了防止因灌電流過(guò)大而燒壞 OC 門, 應(yīng)在 OC 門輸出端接一上拉電阻 (線或則是下拉電阻)。
(4) 什么是同步邏輯和異步邏輯?同步電路與異步電路有何區(qū)別?
答: 同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒(méi)有固定的因果關(guān)系 .電路設(shè)計(jì)可分類為同步電路設(shè)計(jì)和異步電路設(shè)計(jì)。 同步電路利用時(shí)鐘脈沖使其子系統(tǒng)同步運(yùn)作 ,而異步電路不使用時(shí)鐘脈沖做同步,其子系統(tǒng)是使用特殊的 “開(kāi)始”和“完成”信號(hào)使之同步。異步電路具有下列優(yōu)點(diǎn):無(wú)時(shí)鐘歪斜問(wèn)題、 低電源消耗、平均效能而非最差效能、模塊性、可組合和可復(fù)用性。
(5) 你知道那些常用邏輯電平? TTL 與 COMS 電平可以直接互連嗎?
答:常用的電平標(biāo)準(zhǔn),低速的有 RS232、RS485 、RS422、 TTL、CMOS 、LVTTL、 LVCMOS、ECL 、ECL、 LVPECL 等,高速的有 LVDS、 GTL、PGTL 、 CML、 HSTL、SSTL 等。
一般說(shuō)來(lái), CMOS 電平比 TTL 電平有著更高的噪聲容限。 如果不考慮速度 和性能,一般 TTL 與 CMOS 器件可以互換。但是需要注意有時(shí)候負(fù)載效應(yīng)可能引起電路工作不正常,因?yàn)橛行?TTL 電路需要下一級(jí)的輸入阻抗作為負(fù)載才能 正常工作。
(還有更多,我們明天見(jiàn),敬請(qǐng)期待?。。。?/p>
完整的也可直接斯 ?,備注:硬件面試題領(lǐng)取。