計(jì)算機(jī)組成與設(shè)計(jì):硬件/軟件接口(原書(shū)第5版)
鏈接:https://pan.baidu.com/s/1pkblvN-lceewH_Xf90s9zg?pwd=jvlh?
提取碼:jvlh

編輯推薦
本書(shū)是經(jīng)典著作《計(jì)算機(jī)組成與設(shè)計(jì)》繼MIPS版、ARM版之后的*新版本,這一版全面切換至RISC-V(64位),精選并講解其核心指令,同時(shí)結(jié)合“硬件/軟件接口”和“詳細(xì)闡述”等模塊,為不同基礎(chǔ)和側(cè)重的讀者鋪設(shè)了深入研究的路徑,是Patterson和Hennessy的又一力作。
緊跟后PC時(shí)代的發(fā)展浪潮,關(guān)注并行技術(shù),新內(nèi)容涵蓋平板電腦、云基礎(chǔ)設(shè)施、ARM(移動(dòng)計(jì)算設(shè)備)以及x86(云計(jì)算)體系結(jié)構(gòu),新實(shí)例包括Intel Core i7、ARM Cortex-A53以及NVIDIA Fermi GPU。
新增矩陣乘法實(shí)例,隨著章節(jié)推進(jìn)不斷“加速”程序,分別采用子字并行、指令級(jí)并行、cache分塊技術(shù)和線程級(jí)并行,僅增加24行代碼便使性能翻了200倍,直觀呈現(xiàn)出硬件對(duì)提高能效的重要性。
強(qiáng)調(diào)計(jì)算機(jī)體系結(jié)構(gòu)中的8個(gè)偉大思想:并行,流水線,預(yù)測(cè),摩爾定律,存儲(chǔ)層次,抽象,加速經(jīng)常性事件,可靠性。對(duì)這些思想的應(yīng)用貫穿全書(shū),引用總數(shù)約100次,反映了技術(shù)精髓所在。
內(nèi)容簡(jiǎn)介
本書(shū)由2017年圖靈獎(jiǎng)得主Patterson和Hennessy共同撰寫(xiě),是計(jì)算機(jī)體系結(jié)構(gòu)領(lǐng)域的經(jīng)典書(shū)籍,強(qiáng)調(diào)軟硬件協(xié)同設(shè)計(jì)及其對(duì)性能的影響。本書(shū)采用開(kāi)源的RISC-V指令系統(tǒng)體系結(jié)構(gòu), 講解硬件技術(shù)、匯編語(yǔ)言、算術(shù)運(yùn)算、流水線、存儲(chǔ)層次、I/O以及并行處理器。新內(nèi)容涵蓋平板電腦、云基礎(chǔ)設(shè)施、ARM(移動(dòng)計(jì)算設(shè)備)以及x86(云計(jì)算)體系結(jié)構(gòu),新實(shí)例包括Intel Core i7、ARM Cortex-A53以及NVIDIA Fermi GPU。本書(shū)適合計(jì)算機(jī)體系結(jié)構(gòu)領(lǐng)域的專業(yè)技術(shù)人員參考,也適合高等院校計(jì)算機(jī)相關(guān)專業(yè)的學(xué)生閱讀。
作者簡(jiǎn)介
作者簡(jiǎn)介
戴維·A. 帕特森(David A. Patterson)
Patterson與Hennessy共同榮獲了2017年度“圖靈獎(jiǎng)”,以表彰他們?cè)谟?jì)算機(jī)體系結(jié)構(gòu)領(lǐng)域的開(kāi)創(chuàng)性貢獻(xiàn)。Patterson現(xiàn)為Google杰出工程師,之前為加州大學(xué)伯克利分校教授。他曾任ACM主席一職,目前是ACM和IEEE會(huì)士,美國(guó)藝術(shù)與科學(xué)院和計(jì)算機(jī)歷史博物館院士,并入選了美國(guó)國(guó)家工程院、國(guó)家科學(xué)院和硅谷工程名人堂。他領(lǐng)導(dǎo)了RISC I的設(shè)計(jì)與實(shí)現(xiàn)工作,并且是RAID項(xiàng)目的領(lǐng)導(dǎo)者。
約翰·L. 亨尼斯(John L. Hennessy)
Hennessy與Patterson共同榮獲了2017年度“圖靈獎(jiǎng)”。Hennessy現(xiàn)為Google母公司Alphabet的董事長(zhǎng),之前曾任斯坦福大學(xué)第十任校長(zhǎng)。他是IEEE和ACM會(huì)士,美國(guó)國(guó)家工程院、國(guó)家科學(xué)院、美國(guó)哲學(xué)院以及美國(guó)藝術(shù)與科學(xué)院院士。他于1981年開(kāi)始研究MIPS項(xiàng)目,之后創(chuàng)辦MIPS Computer Systems公司,開(kāi)發(fā)了最早的商用RISC微處理器之一。他還領(lǐng)導(dǎo)了DASH項(xiàng)目,設(shè)計(jì)了第一個(gè)可擴(kuò)展cache一致性多處理器原型。
譯者簡(jiǎn)介
易江芳
北京大學(xué)信息科學(xué)技術(shù)學(xué)院計(jì)算機(jī)系副教授,長(zhǎng)期從事微處理器體系結(jié)構(gòu)設(shè)計(jì)和性能優(yōu)化科研及教學(xué)工作,近年來(lái)主持和參加了國(guó)家科技重大專項(xiàng)、北京市科委等十余項(xiàng)科研項(xiàng)目,參與了北京大學(xué)“眾志”系列自主CPU系統(tǒng)芯片的設(shè)計(jì)、驗(yàn)證和流片工作,發(fā)表論文10余篇。曾獲北大方正獎(jiǎng)教金,主持了北京大學(xué)計(jì)算機(jī)體系結(jié)構(gòu)實(shí)習(xí)課程的教改項(xiàng)目。
劉先華
北京大學(xué)信息科學(xué)技術(shù)學(xué)院計(jì)算機(jī)系副教授,長(zhǎng)期從事計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)和編譯優(yōu)化科研及教學(xué)工作,近年來(lái)主持和參加了國(guó)家自然科學(xué)基金、國(guó)家科技重大專項(xiàng)等十余項(xiàng)科研項(xiàng)目,參與研發(fā)了北京大學(xué)“眾志”系列自主CPU及配套軟硬件系統(tǒng)并開(kāi)展了相關(guān)產(chǎn)業(yè)化工作,發(fā)表論文20余篇。曾獲首屆“全國(guó)高校計(jì)算機(jī)專業(yè)優(yōu)秀教師”獎(jiǎng)勵(lì)、寶鋼獎(jiǎng)教金、北京大學(xué)教學(xué)優(yōu)秀獎(jiǎng)等榮譽(yù)。