2招教你輕松搞定PCB設(shè)計層數(shù)規(guī)劃
2招教你輕松搞定PCB設(shè)計層數(shù)規(guī)劃
很多人都說咱理科生,咱學(xué)電子的人拘謹(jǐn),枯燥乏味,一點不浪漫。我想說的是,NO!錯了,咱們的邏輯思維,對某些事的條理、規(guī)劃,一旦認(rèn)真起來做事讓你刮目相看!
說到這里,很多工程師是不是紛紛點頭贊同呢。那么就具體我們落實在PCB設(shè)計層數(shù)上來說,多學(xué)點干貨豐富自己,用能力來搞定你的女神吧~
先看層數(shù)規(guī)劃的要點
1、信號層數(shù)的規(guī)劃;
2、電源、地層數(shù)的規(guī)劃。
一、信號層數(shù)規(guī)劃方法
要規(guī)劃好信號層的層數(shù),主要是計算好各個主要部分
的布線通道。
那么具體的方法有幾點?讓我們?yōu)榱艘黄饋砜纯?,為了Money前進(jìn)吧!
1、首先評估主要IC部分的出線通道,比如針對有BGA器件的設(shè)計項目,考慮BGA的深度和BGA的PIN間距,去規(guī)劃出線層數(shù),一般1.0mm焊盤間距及1.0mm以上間距的,一般過孔間可以過2根線,0.8mm焊盤間距及以下的一般BGA過孔間只能過一根線。比如有連接器,需要考慮連接器的深度,需要考慮其2個管腳間的過線數(shù)來評估出線層數(shù)。
2、評估好板子上的高速信號布線通道,一般PCB設(shè)計時,高速信號線寬線距有嚴(yán)格的要求,限制條件較多,要考慮跨分割、STUB線長度、線間距等內(nèi)容,計算好高速信號區(qū)域需要的通道數(shù)和需要的布線層數(shù)。
3、評估瓶頸區(qū)域布線通道,在基本布局處理好之后,對于比較狹窄的瓶頸區(qū)域需要重點關(guān)注。綜合考慮差分線、敏感信號線、特殊信號拓?fù)涞惹闆r來具體計算瓶頸區(qū)域最多能出多少線,多少層才能讓需要的所有線通過這個區(qū)域。
二、電源、地層數(shù)的規(guī)劃
電源的層數(shù)主要由電源的種類數(shù)目、分布情況、載流能力、單板的性能指標(biāo)以及單板的成本決定。電源平面層數(shù)評估一般考慮電源互不交錯、相鄰層重要信號不跨分割。
地的層數(shù)設(shè)置則需要注意以下幾點:主要器件面對應(yīng)的第二層要有比較完整的地平面;高速、高頻、時鐘等重要信號要參考地平面;主要電源和地平面緊耦合,降低電源平面阻抗等等。
綜合考慮了信號層數(shù)以及電源、地層數(shù)的兩點,基本上不會出現(xiàn)有部分線走不通,臨時加層,然后大規(guī)模修改,浪費時間成本的情況發(fā)生。
來源:凡億,電子產(chǎn)業(yè)一站式賦能平臺