【9/29 直播報(bào)名】 RK3588實(shí)例項(xiàng)目信號阻抗、串?dāng)_、關(guān)鍵網(wǎng)絡(luò)拓?fù)滏溌放c眼圖仿真分析
2023-09-22 09:43 作者:Cadence楷登PCB及封裝 | 我要投稿

識別下圖二維碼,報(bào)名參加 Cadence 官方經(jīng)銷商技術(shù)老師舉辦的【RK3588實(shí)例課程直播系列】第四場線上直播:
RK3588?信號阻抗、串?dāng)_、關(guān)鍵網(wǎng)絡(luò)拓?fù)滏溌放c眼圖仿真分析實(shí)例技巧
直播時(shí)間:9月29日(周五),15:00-16:00
本次直播以實(shí)例項(xiàng)目 RK3588 中的 LPDDR4 設(shè)計(jì)為基礎(chǔ),講解基于 Sigrity Aurora 工具的阻抗仿真分析和優(yōu)化信號傳輸線的阻抗匹配,模擬和分析信號線和地平面之間的電磁耦合效應(yīng),以確定最佳的線寬、線間距和層間距,實(shí)現(xiàn)所需的阻抗數(shù)值。?
通過調(diào)整線寬、線間距和層間距,或添加補(bǔ)償電容和電感,可以減小寄生參數(shù)的影響;并從PCB設(shè)計(jì)文件中提取信號拓?fù)湫畔?。通過分析信號路徑、阻抗匹配和信號耦合等因素,可以生成準(zhǔn)確的信號拓?fù)鋱D;通過理解信號傳輸路徑,可以發(fā)現(xiàn)潛在的信號完整性問題,并進(jìn)行后續(xù)的信號完整性分析。


更有精美小禮品等著大家!我們會在直播結(jié)束后抽取 10位“全程參與+價(jià)值提問” 本場直播的小伙伴,送上【Cadence 定制蕉下三折傘】~ 快來報(bào)名吧!?


標(biāo)簽: