歐盟牽頭上馬DDR5內(nèi)存!研發(fā)高性能處理器:ARM/RISC-V異構(gòu)設(shè)計、臺積電5nm
龍芯加油!突破功耗墻!降低內(nèi)存延遲!沖上3.6Ghz!
據(jù)外媒報道,歐盟牽頭的EPI項目(European Processor Initiative,歐洲處理器倡議)公布了一份較為清晰的路線圖。 該項目最早2017年第三季度啟動,在多次新增成員并修改技術(shù)草案后,第一顆芯片已于去年底流片。

根據(jù)早先公布的信息,該芯片將用于歐盟研制的超級計算機中,采用異構(gòu)設(shè)計,CPU部分為ARM體系,參考方案是Neoverese服務器核心中的“Zeus”迭代而成,匹配DDR5內(nèi)存,PCIe 5.0接口等。
AI運算單元(矢量/張量核心)基于RISC-V體系,支持FP32, FP64, INT8, bfloat16等,匹配HBM存儲芯片。
值得一提是,芯片由臺積電5nm EUV工藝打造,預計最快2020年內(nèi)完工并交付量產(chǎn)。
標簽: