韋東山PCI和PCIE子系統(tǒng)
PCI總線結(jié)構(gòu)
PCI總線是一種樹(shù)型結(jié)構(gòu),并且獨(dú)立于CPU總線,可以和CPU總線并行操作。PCI總線上可以掛接PCI設(shè)備和PCI橋片,PCI總線上只允許有一個(gè)PCI主設(shè)備,其他的均為PCI 從設(shè)備,而且讀寫(xiě)操作只能在主從設(shè)備之間進(jìn)行,從設(shè)備之間的數(shù)據(jù)交換需要通過(guò)主設(shè)備中轉(zhuǎn)。
PCI總線管腳功能
PCI主設(shè)備最少需要49根線,從設(shè)備最少需要47根線,剩下的線可選。在介紹PCI管腳功能前,先來(lái)說(shuō)明下PCI管腳信號(hào)的類(lèi)型。
in:輸入信號(hào);
out:輸出信號(hào);
t/s:雙向三態(tài)信號(hào)(Tri-state),無(wú)效時(shí)為高組態(tài);
s/t/s:持續(xù)三態(tài)信號(hào)(Sustained Tri-state),每次由且只由一個(gè)單元擁有并驅(qū)動(dòng)的低有效、雙向、三態(tài)信號(hào)。驅(qū)動(dòng)一個(gè)s/t/s信號(hào)到低的單元在釋放該信號(hào)浮空之前必須要將它驅(qū)動(dòng)到高電平至少一個(gè)周期。這個(gè)特點(diǎn)很重要,在后面我們分析PCI信號(hào)質(zhì)量案例的時(shí)候會(huì)用到;
o/d:漏極開(kāi)路輸出(Open Drain);
標(biāo)簽: