2.4算術邏輯單元ALU

邏輯運算:
簡單邏輯 與、或、非

與門的天然邏輯“屏蔽”,把A看做控制信號;當A為0時,B直接被屏蔽,輸出與A相同為0;當A為1時,輸出與B相同。
在邏輯設計中,可以通過與門來屏蔽一些信號,屏蔽與否通過其中一個端來控制。
復合邏輯 與非、或非、異或、同或
半導體電路實現(xiàn)起來跟方便

與非門的天然邏輯“屏蔽”,把A看做控制信號;當A為0時,B直接被屏蔽,輸出與A相同為1;當A為1時,輸出由B控制,與B相反。
在邏輯設計中,也可以通過與非門來屏蔽一些信號,屏蔽與否通過其中一個端來控制。
判斷兩個東西不同,通過異或來實現(xiàn)
異或的天然邏輯“加法”“奇偶判斷”
加法,與門和異或門實現(xiàn),其中與門可以通過跟方便實現(xiàn)的與非門和非門實現(xiàn)

同或:異或取非
能用異或解決的問題就不需要用同或,或在需要用同或的時候直接用異或取非

算術運算
一位全加器: 與門+或門
兩個輸入分別連入與門和或門,由與門獲取進位,或門獲取和

AB為輸入,ci為進位,si為和
電路圖:

一位全加器,考慮進位輸入:

Ai,Bi為輸入,Ci-1為前面?zhèn)鬟f來的進位。
Si為和,當Ai,Bi,Ci-1為奇數(shù)個1時輸出1;
Ci為進位,在Ai,Bi,Ci-1中至少2個以上1時輸出1;
電路圖:

封裝后:

標簽: